Universidade: Universidade do Vale do Itajaí (Univali)

Curso: Ciência da Computação

Disciplina: Arquitetura e Organização de Processadores

Professor: Thiago Felski Pereira

Título do Trabalho: Organização do RISC-V32i Monociclo no EDAPlayground

Nome das Alunas: Emily Mendes dos Santos e Marcela Furtado Leffer

### Relatório Processador RISCV-32i

## **Desing**

```
| Designated | ULA.vid | Mark.vid | Mark.vid
```

## **Componentes principais:**

1. Componente de controle de desvios:

 O módulo branch\_control determina se a instrução atual deve sofrer um desvio (branch) com base no sinal w\_ZERO, que indica se a operação anterior (geralmente uma comparação) resultou em zero.

#### 2. Somas de PC:

 O módulo somador é utilizado para calcular os endereços de desvio para diferentes tipos de instruções (branch, JAL, JALR), somando o valor do PC com o valor do imediato (w\_IMM).

# 3. Multiplexadores:

- O multiplexador mux41 seleciona o próximo valor para o PC com base no controle do tipo de desvio (w\_BRANCH\_CTRL). Isso pode ser:
  - O valor do PC somado com o imediato para um branch (w\_PC\_NEXT\_BRANCH),
  - O valor do PC somado com o imediato para JAL (w\_PC\_NEXT\_JAL),
  - O valor de RS1 somado com o imediato para JALR (w\_PC\_NEXT\_JALR).

### 4. Componente de controle principal:

O módulo controle gera os sinais de controle para a ULA (ALU), como ALU\_SRC (seleção da fonte para a ULA), MEM2REG (controle de onde os dados a serem escritos nos registradores vêm: da ULA ou da memória), REG\_WRITE (controle de escrita no banco de registradores), MEM\_READ e MEM\_WRITE (controle de acesso à memória), e ALUOP (código da operação da ULA).

# 5. Banco de registradores:

 O banco de registradores (banco\_registradores) armazena e fornece os valores dos registradores. Ele também permite que a ULA escreva um valor de volta aos registradores.

# 6. ULA (Unidade Lógica e Aritmética):

 A ULA executa operações aritméticas e lógicas. Ela recebe os valores de RS1 e RS2 (ou o imediato w\_IMM, dependendo de ALU\_SRC) e executa a operação indicada por ALUOP.

#### 7. Gerador de imediato:

 O gerador\_imediato é responsável por extrair o valor do imediato da instrução (localizada em w\_INST) e passá-lo para outros componentes, como a ULA.

## 8. Memória de instruções:

 A memoria\_instrucoes armazena e fornece a instrução baseada no valor do PC.

# 9. Sinalização para depuração:

 Vários sinais, como o\_INST, o\_OPCODE, o\_RD\_ADDR, entre outros, são gerados para fins de depuração e observação do funcionamento do processador, ajudando na verificação do comportamento da máquina durante a simulação ou execução do testbench.

# Fluxo de execução:

- O processador começa com o valor do PC e a instrução correspondente é lida da memória de instruções.
- Dependendo da instrução e dos sinais de controle, o processador decide o próximo valor de PC (se é um desvio, JAL ou JALR) e executa a operação correspondente usando a ULA.
- O valor da ULA é escrito no banco de registradores ou na memória, dependendo da instrução.
- O ciclo continua, movendo-se para a próxima instrução ou saltando, caso uma instrução de desvio tenha sido executada.

## Resumo dos principais sinais:

- w\_PC: Armazena o endereço da instrução atual.
- w IMM: Imediato extraído da instrução.
- w\_ALU\_SRC: Controle para escolher entre o valor de RS2 ou o imediato como entrada para a ULA.
- w\_MEM2REG: Controle que define se o valor a ser escrito no registrador vem da ULA ou da memória.
- w\_BRANCH\_CTRL: Controle que determina o tipo de desvio (branch, JAL, JALR).
- w\_REG\_WRITE: Permite ou não a escrita nos registradores.
- w\_PC\_NEXT\_: Calcula os próximos valores de PC para os desvios (branch, JAL, JALR).

# **Entidade JAL**

```
design.vhd | ULA.vhd | mux21.vhd | banco_registradores.vhd | mux41.vhd | mux41
```

#### A entidade JAL tem três portas:

#### • Entradas:

- i\_PC: Recebe o valor atual do PC, que é um vetor de 32 bits
   representando o endereço da instrução que está sendo executada.
- i\_IMM: Recebe um valor imediato de 32 bits, que é o deslocamento que será somado ao valor atual do PC. Esse deslocamento é calculado e fornecido pela unidade de controle ou por alguma lógica da arquitetura.

#### Saída:

 o\_PC\_NEXT: É o próximo valor do PC, após a soma do valor atual do PC com o deslocamento imediato. Esse valor será o novo endereço da próxima instrução a ser executada após o desvio (jump).

# Arquitetura arch

Dentro da arquitetura arch, o cálculo do próximo valor do PC é feito da seguinte forma:

A soma do valor de i\_PC e i\_IMM é realizada. Como i\_PC e i\_IMM são do tipo std\_logic\_vector (vetores de bits), é necessário convertê-los para o tipo signed (número com sinal) usando a função signed(). Após a conversão, a soma é feita e o resultado é novamente convertido para std\_logic\_vector para que a saída o\_PC\_NEXT possa ser fornecida na forma de um vetor de 32 bits.

### **Entidade JALR**

A entidade JALR tem três portas:

## • Entradas:

- i\_RS1: Recebe o valor do registrador RS1, que contém um endereço de memória base.
- i\_IMM: Recebe o deslocamento imediato de 32 bits, que será somado ao valor de RS1.

#### Saída:

 o\_PC\_NEXT: É o próximo valor do Program Counter (PC), que será calculado pela soma de i\_RS1 com i\_IMM.

# Arquitetura arch

Dentro da arquitetura arch, o cálculo do próximo valor do PC é feito da seguinte forma:

 A soma de i\_RS1 e i\_IMM é realizada. Como i\_RS1 e i\_IMM são do tipo std\_logic\_vector (vetores de bits), eles são convertidos para o tipo signed (número com sinal) usando a função signed(). Após a soma, o resultado é convertido novamente para o tipo std\_logic\_vector.

# Ajuste do bit menos significativo (LSB):

- O valor resultante da soma de i\_RS1 e i\_IMM é então "mascarado" com o valor x"FFFFFFFE", que é o valor hexadecimal para um número onde todos os bits são 1, exceto o bit menos significativo (LSB), que é 0. Isso garante que o próximo valor do PC tenha o LSB zerado.
- O operador and é utilizado para garantir que o bit LSB do valor de o\_PC\_NEXT seja 0, independentemente do valor da soma.

### Explicação do comportamento

- Somando RS1 e IMM: A operação de soma é realizada entre o valor do registrador RS1 e o deslocamento imediato IMM, que juntos definem o endereço do próximo PC.
- 2. Zerando o LSB: Para instruções JALR, é necessário garantir que o LSB do endereço de destino seja sempre 0, pois as instruções JALR requerem que o PC seja alinhado em múltiplos de 2. Portanto, a operação and x"FFFFFFE" zera o LSB, fazendo com que o valor de o\_PC\_NEXT seja um endereço válido para o PC.

# Exemplo de como funciona:

• Se i\_RS1 for x"00000004" (um valor hipotético) e i\_IMM for x"00000008", a soma resultará em x"0000000C". A operação and x"FFFFFFFE" garantirá que o

bit menos significativo seja 0, e o resultado final de o\_PC\_NEXT será x"000000C" (caso o valor não seja múltiplo de 2, ele será ajustado).

## **Entidade BRANCH**

```
design.vhd | ULA.vhd | mux21.vhd | mux21.vhd | mux21.vhd | mux21.vhd | mux21.vhd | mux41.vhd | mux41.v
```

A entidade BRANCH tem quatro portas:

#### • Entradas:

- i\_PC: O valor atual do Program Counter (PC), que é um endereço de memória indicando a próxima instrução a ser executada.
- i\_IMM: O deslocamento imediato de 32 bits, que será somado ao valor de i\_PC se o desvio for ativado.
- i\_BRANCH: O sinal de controle de desvio (branch). Ele determina se o desvio ocorrerá ou se o PC permanecerá inalterado.

#### Saída:

o\_PC\_NEXT: O próximo valor do PC, que pode ser o valor atual (i\_PC) ou
o valor resultante da soma do PC com o deslocamento imediato
(i\_IMM), dependendo do valor de i\_BRANCH.

# Arquitetura arch

Na arquitetura arch, o cálculo do próximo valor do PC é feito da seguinte maneira:

- A expressão o\_PC\_NEXT <= std\_logic\_vector(signed(i\_PC) + signed(i\_IMM))</li>
   when i\_BRANCH = '1' else i\_PC; é uma estrutura condicional que verifica o valor
   de i BRANCH. O comportamento é o seguinte:
  - Se i\_BRANCH for igual a '1': O próximo valor do PC será o resultado da soma entre i\_PC e i\_IMM. Ambas as entradas são convertidas de std\_logic\_vector para signed para realizar a soma aritmética. O resultado é então convertido de volta para std\_logic\_vector para ser atribuído a o\_PC\_NEXT.
  - Se i\_BRANCH for igual a '0': O próximo valor do PC será o valor atual de
     i PC. Ou seja, não há desvio e o PC mantém seu valor atual.

# Explicação do comportamento

# 1. Verificação do sinal de controle i\_BRANCH:

- Se o sinal i\_BRANCH for '1', a instrução de branch será executada, e o PC será atualizado com o valor de i\_PC + i\_IMM, ou seja, o próximo endereço será calculado com base no deslocamento.
- Se i\_BRANCH for '0', o PC não será alterado, mantendo o fluxo normal de execução.

# 2. Cálculo do próximo PC:

- A soma de i\_PC e i\_IMM é realizada se o desvio for ativo (i\_BRANCH =
   '1'). Isso ajusta o PC para o endereço de destino do desvio.
- A operação de soma usa os tipos signed para garantir que a operação leve em conta o sinal do deslocamento imediato (caso o deslocamento seja negativo).

# Exemplo de funcionamento:

Se o valor atual do PC (i\_PC) for x"00000004", e o deslocamento imediato
 (i\_IMM) for x"00000008", o valor do próximo PC seria x"0000000C", se o sinal
 i\_BRANCH for '1'.

Se o sinal i\_BRANCH for '0', o próximo PC será igual ao valor de i\_PC, ou seja,
 x"00000004".

### **Entidade branch control**

```
| design.whd | ULA.whd | Mar. | Mar.
```

A entidade branch\_control tem as seguintes portas:

#### • Entradas:

- i\_BRANCH\_CTRL: Um vetor de 2 bits que especifica o tipo de desvio.
   Cada valor de i\_BRANCH\_CTRL indica uma condição de desvio diferente:
  - "00": Sem desvio.
  - "01": Desvio se igual (quando o resultado da comparação da ULA é zero).
  - "10": Desvio se diferente (quando o resultado da comparação da ULA não é zero).
  - "11": Desvio incondicional (sempre desvia).
- i\_ZERO: Um sinal de 1 bit que representa o resultado da comparação da ULA. Se i\_ZERO for '1', isso indica que a comparação resultou em zero, e se for '0', a comparação não resultou em zero.

### Saída:

 o\_BRANCH: O sinal de controle de desvio. Ele determina se o desvio deve ocorrer. Se o\_BRANCH for '1', o desvio ocorre, e se for '0', não ocorre.

# Arquitetura behav

A arquitetura behav descreve o comportamento do controlador de desvio. Ela utiliza um processo sensível às entradas i\_BRANCH\_CTRL e i\_ZERO, que determina o valor de o\_BRANCH com base nos valores dessas entradas.

A estrutura condicional case analisa o valor de i\_BRANCH\_CTRL e define o valor de o\_BRANCH com base no seguinte:

- Caso i\_BRANCH\_CTRL = "00" (sem desvio):
  - o O desvio não ocorre, então o\_BRANCH é atribuído a '0'.
- Caso i\_BRANCH\_CTRL = "01" (desvio se igual):
  - Se o resultado da comparação da ULA (i\_ZERO) for '1' (indicando que a comparação foi igual), o desvio ocorre, e o\_BRANCH é atribuído a '1'.
     Caso contrário, o desvio não ocorre, e o\_BRANCH é atribuído a '0'.
- Caso i\_BRANCH\_CTRL = "10" (desvio se diferente):
  - Se o resultado da comparação da ULA (i\_ZERO) for '0' (indicando que a comparação foi diferente), o desvio ocorre, e o\_BRANCH é atribuído a '1'. Caso contrário, o desvio não ocorre, e o\_BRANCH é atribuído a '0'.
- Caso i\_BRANCH\_CTRL = "11" (desvio incondicional):
  - o O desvio ocorre sempre, então o\_BRANCH é atribuído a '1'.

# Caso others:

 Se o valor de i\_BRANCH\_CTRL for diferente de qualquer um dos casos anteriores, o\_BRANCH é atribuído a '0', o que é considerado um comportamento padrão.

## Explicação do comportamento

Este bloco de controle de desvio serve para implementar os diferentes tipos de desvios condicional e incondicional, dependendo do valor de i\_BRANCH\_CTRL:

- Sem desvio (i\_BRANCH\_CTRL = "00"):
  - o BRANCH será '0', indicando que o desvio não ocorre.
- Desvio se igual (i\_BRANCH\_CTRL = "01"):
  - Se o resultado da comparação (i\_ZERO) for '1', significa que a comparação foi igual, e o desvio ocorrerá (o BRANCH = '1').
- Desvio se diferente (i\_BRANCH\_CTRL = "10"):
  - Se o resultado da comparação (i\_ZERO) for '0', significa que a comparação foi diferente, e o desvio ocorrerá (o\_BRANCH = '1').
- Desvio incondicional (i\_BRANCH\_CTRL = "11"):
  - O desvio ocorrerá independentemente do resultado da comparação, ou seja, o BRANCH será sempre '1'.

### **Exemplo de funcionamento:**

- Se i\_BRANCH\_CTRL = "01" e i\_ZERO = '1', o desvio ocorrerá (porque a comparação foi igual), e o\_BRANCH = '1'.
- Se i\_BRANCH\_CTRL = "10" e i\_ZERO = '0', o desvio ocorrerá (porque a comparação foi diferente), e o BRANCH = '1'.
- Se i\_BRANCH\_CTRL = "00", o desvio n\u00e3o ocorrer\u00e1, independentemente de i\_ZERO, e o\_BRANCH = '0'.

# Entidade mux41

```
| design.vhd | UUA.vhd | Mar. | Mar.
```

A entidade mux41 define as portas do multiplexador:

### • Entradas:

- i\_A, i\_B, i\_C, i\_D: São as quatro entradas de 32 bits. Cada uma dessas entradas pode ser selecionada para a saída, dependendo do valor do sinal de seleção (i\_SEL).
- i\_SEL: Um vetor de 2 bits usado para selecionar qual das entradas (A, B, C ou D) será direcionada para a saída. O sinal i\_SEL pode ter os seguintes valores:
  - "00": Seleciona a entrada A.
  - "01": Seleciona a entrada B.
  - "10": Seleciona a entrada C.
  - "11": Seleciona a entrada D.

#### Saída:

 o\_MUX: A saída de 32 bits que será igual à entrada selecionada de acordo com o valor de i\_SEL.

### Arquitetura arch

A arquitetura arch descreve o comportamento do multiplexador. O processo sensível a i\_A, i\_B, i\_C, i\_D e i\_SEL verifica o valor de i\_SEL e seleciona a entrada correspondente para atribuir à saída o\_MUX.

- A estrutura condicional case verifica o valor de i\_SEL e seleciona a entrada apropriada:
  - o Caso i SEL = "00": A saída o MUX recebe o valor de i A (entrada A).
  - o Caso i\_SEL = "01": A saída o\_MUX recebe o valor de i\_B (entrada B).
  - o Caso i\_SEL = "10": A saída o\_MUX recebe o valor de i\_C (entrada C).
  - o Caso i\_SEL = "11": A saída o\_MUX recebe o valor de i\_D (entrada D).
  - Caso others: Se o valor de i\_SEL não corresponder a nenhum dos casos acima (como um valor inválido), a saída o\_MUX é atribuída a zero ((others => '0')).

## Explicação do comportamento

O multiplexador 4x1 seleciona uma das entradas (i\_A, i\_B, i\_C, i\_D) com base no valor do sinal de seleção (i\_SEL). Dependendo de qual valor i\_SEL tem, a saída o\_MUX receberá uma das entradas.

# **Exemplo de funcionamento:**

- Se i SEL = "00", então o MUX será igual a i A.
- Se i\_SEL = "01", então o\_MUX será igual a i\_B.
- Se i\_SEL = "10", então o\_MUX será igual a i\_C.
- Se i\_SEL = "11", então o\_MUX será igual a i\_D.
- Se i\_SEL for um valor diferente dos que são esperados, o\_MUX será igual a '0' (comportamento padrão).

## **Considerações Finais**

Os componentes VHDL descritos nos códigos apresentados representam blocos fundamentais de uma arquitetura de processador, sendo essenciais para a execução de operações de controle e manipulação de dados em sistemas digitais. A seguir, discutimos os principais pontos abordados:

- 1. JAL (Jump and Link): O bloco JAL foi projetado para atualizar o contador de programa (PC) com um valor que é a soma do valor atual do PC e um deslocamento imediato. Ele é fundamental para a implementação de saltos incondicionais, como ocorre em sub-rotinas e funções dentro de um processador. A utilização de operações aritméticas com números binários e a manipulação de deslocamentos imediatos são abordagens essenciais para a execução correta desses saltos.
- 2. JALR (Jump and Link Register): O módulo JALR permite a atualização do PC com base no valor armazenado no registrador RS1 somado ao deslocamento imediato, garantindo a flexibilidade de realizar saltos a partir de endereços registrados. Além disso, a máscara x"FFFFFFFE" é utilizada para garantir que o endereço resultante esteja alinhado a um múltiplo de 4, o que é um requisito comum em arquiteturas de processadores que operam com endereços de palavras alinhadas.
- 3. BRANCH: O módulo de desvio condicional (BRANCH) realiza a atualização do PC com base em um sinal de controle de desvio (i\_BRANCH) e no deslocamento imediato. Este módulo é utilizado para implementar saltos condicionais em estruturas de controle, como if e while, em um processador. Quando o desvio é permitido, o PC é ajustado, caso contrário, o PC mantém o valor anterior.
- 4. Branch Control: O controle de desvios condicional é implementado através do módulo branch\_control, que interpreta um sinal de controle de 2 bits (i\_BRANCH\_CTRL) e decide qual condição de desvio aplicar com base no resultado de uma comparação (i\_ZERO). Este bloco é crucial para a correta execução de instruções de controle de fluxo, como saltos em caso de igualdade, diferença ou saltos incondicionais.

5. Mux 4x1: O multiplexador 4x1 (mux41) implementa uma função de seleção entre quatro entradas com base em um sinal de controle de 2 bits (i\_SEL). Ele é fundamental para a escolha dinâmica de dados em sistemas digitais, permitindo que diferentes fontes de dados sejam selecionadas conforme a necessidade do processamento.